2015, Nepomuceno, R. S. ; Ferreira, J. C. S ; Luz, L. O. ; SILVA, I. S , Uma Plataforma Multicore Compatível com o Modelo de Programação OpenCL, Workshop Iberchip ISSN:
2014, SILVA, I. S. ; Luz, L. O. ; Nepomuceno, R. S. ; Ferreira, J. C. S , Programação de Processadores Multi-Core: Uma Experiência Educacional Utilizando Plataformas Didáticas Embarcadas em FPGA, International Journal of Computer Architecture Education ISSN:
2014, Junior, F. C. S. ; SILVA, I. S. ; Luz, L. O. ; Nepomuceno, R. S. , Designing a Complete Pipelined Datapath to MIPS ISA: Learning in Pratice, Microelectronics Students Forum ISSN:
2014, Ivan Saraiva Silva, Hadley Siqueira, Edgard Corre, Monica Magalhães Pereira , A VLIW Architecture with Memory Optimization, Workshop Iberchip ISSN:
2013, CASILLO, Leonardo Augusto ; SILVA, I. S. , Reconfigurando e selecionando conjuntos de instruções em uma arquitetura microprogramada, Workshop em Sistemas Computacionais de Alto Desempenho ISSN:
2012, Silvio Roberto Fernandes de Araújo, Ivan Saraiva Silva , Operating System Support for IPNoSys, CLEI Electronic Journal ISSN:
2012, Lopes, Alba Sandyra Bezerra, Ivan Saraiva Silva, Luciano Volcan Agostini , A Memory Hierarchy Model Based on Data Reuse for Full-Search Motion Estimation on High-Definition Digital Videos, International Journal of Reconfigurable Computing (Print) ISSN:
2010, Silvio Roberto Fernandes de Araújo, Ivan Saraiva Silva, Marcio Eduardo Kreutz , Packet-driven General Purpose Instruction Execution on Communication-based Architecture, JICS. Journal of Integrated Circuits and Systems (Ed. Português) ISSN:
2009, Fernandes, S.R., Oliveira, B.C., Costa, M., Ivan Saraiva Silva , Processing while routing: a network-on-chip-based parallel system, IET Computers & Digital Techniques (Print) ISSN:
2008, LOPES, ALBA S. B., COSTA, MICLÉCIO B., PEREIRA, MÔNICA M., Ivan Saraiva Silva , ESTUDO SOBRE O IMPACTO DOS PROCESSADORES HOSPEDEIROS, Holos (Natal. Online) ISSN:
2007, Luciano Volcan Agostini, Sergio Bampi, Ivan Saraiva Silva , Multiplierless and fully pipelined JPEG compression soft IP directed to FPGAs, Microprocessors and Microsystems ISSN:
2007, Luciano Volcan Agostini, Roger Endrigo Carvalho Porto, Thaísa Leal da Silva, Leandro Zanetti Paiva da Rosa, José Luis Almada Güntzel, Sergio Bampi, Ivan Saraiva Silva , Forward and Inverse 2-D DCT Architectures Targeting HDTV for H.264/AVC Video Compression Standard, Latin American Applied Research ISSN:
2005, Thaísa Leal da Silva, Marcelo Schiavon Porto, Roger Endrigo Carvalho Porto, Sergio Bampi, José Luis Almada Güntzel, Luciano Volcan Agostini, Ivan Saraiva Silva , Comparison between OCP, PVCI and BVCI Hardware Reuse Interfaces Designed in VHDL and Mapped to FPGAs, Hífen (Uruguaiana) ISSN:
2005, Thaísa Leal da Silva, Roger Endrigo Carvalho Porto, Sergio Bampi, José Luis Almada Güntzel, Luciano Volcan Agostini, Ivan Saraiva Silva , Arquiteturas de Cálculo da FDCT 2-D e da IDCT 2-D para Codecs HDTV no Padrão H.264/AVC, Hífen (Uruguaiana) ISSN:
2004, Luciano Volcan Agostini, Sergio Bampi, Ivan Saraiva Silva , Parallel color space converters for JPEG image compression, Microelectronics and Reliability ISSN:
2002, Karla Darlene Nepomuceno Ramos, Benjamin Rene Callejas Bedregal, Ivan Saraiva Silva , PAPÍLIO: Um Algoritmo de Criptografia, Revista do CCEI ISSN:
2000, Karla Darlene Nepomuceno Ramos, Ivan Saraiva Silva , Compressão de Dados Multimídia Através da Decodificação Viterbi e da Codificação Convolucional, Revista do CCEI ISSN:
2000, Nádja Rogéria Araújo Cândido, Ivan Saraiva Silva , Malha de Interconexão Dinâmica do Tipo Crossbar a 50MHz: Concepção e Implementação, Pesquisa Naval (SDM) ISSN:
1999, Edgard de Faria Corrêa, Ivan Saraiva Silva , Tecnologia e Informação, ISSN:
1997, Galileu Batista de Sousa, Ivan Saraiva Silva , RN Econômico 360, ISSN:
1997, Galileu Batista de Sousa, Ivan Saraiva Silva , RN Econômico 360, ISSN:
1997, Galileu Batista de Sousa, Ivan Saraiva Silva , RN Econômico 360, ISSN:
1997, Galileu Batista de Sousa, Ivan Saraiva Silva , RN Econômico, ISSN:
1997, Nádja Rogéria Araújo Cândido, Ivan Saraiva Silva , Implementação em Hardware do Neurônio Artificial RAM Radial, Pesquisa Naval (SDM) ISSN:
1997, Galileu Batista de Sousa, Ivan Saraiva Silva , RN Econômico 360, ISSN:
1997, Galileu Batista de Sousa, Ivan Saraiva Silva , RN Econômico 360, ISSN:
Publicação em Eventos (78)
2014, SIQUEIRA, HADLEY M., CORREA, EDGARD F., Ivan Saraiva Silva, KREUTZ, MARCIO E., Monica Magalhães Pereira, A VLIW Architecture with Memory Optimization, Workshop Iberchip, Trabalho Completo
2013, Leonardo Augusto Casillo, Ivan Saraiva Silva, Reconfigurando e selecionando conjuntos de instruções em uma arquitetura microprogramada, Workshop em Sistemas Computacionais de Alto Desempenho, Trabalho Completo
2012, Alba Sandyra Bezerra Lopes, Ivan Saraiva Silva, AGOSTINI, L. V., A high performance and low memory bandwidth architecture for motion estimation targeting high definition digital videos, 2012 VIII Southern Conference on Programmable Logic (SPL), Trabalho Completo
2012, Leonardo Augusto Casillo, Ivan Saraiva Silva, A Methodology to Adapt Data Path Architectures to a MIPS-1 Model, 2012 Brazilian Symposium on Computing System Engineering (SBESC), Trabalho Completo
2012, Ivan Saraiva Silva, NEPOMUCENO, RAMON, MAFUTA, TACKYSS, CARVALHO, EEUGENIO S., uVMP: Virtualizable multi-core platform, 2012 XXXVIII Conferencia Latinoamericana En Informatica (CLEI), Trabalho Completo
2012, CASILLO, L. A., Ivan Saraiva Silva, Adapting a low complexity datapath to MIPS-1, 2012 VIII Southern Conference on Programmable Logic (SPL), Trabalho Completo
2011, Ivan Saraiva Silva, Silvio Roberto Fernandes de Araújo, Leonardo Augusto Casillo, ZONA An adaptable NoC-based multiprocessor addressed to education on system-on-chip design, IEEE International Conference on Microelectronic System Education, Trabalho Completo
2011, SIQUEIRA, HADLEY M., Ivan Saraiva Silva, KREUTZ, MARCIO E., CORREA, EDGARD F., DDR SDRAM Memory Controller for Digital TV Decoders, 2011 Brazilian Symposium on Computing System Engineering (SBESC), Trabalho Completo
2011, Alba Sandyra Bezerra Lopes, Ivan Saraiva Silva, Luciano Volcan Agostini, An efficient memory hierarchy for full search motion estimation on high definition digital videos, Symposium on Integrated Circuits and Systems Design, Trabalho Completo
2011, Silvio Roberto Fernandes de Araújo, Ivan Saraiva Silva, Rodrigo de M. S. Veras, I/O Management and Task Scheduler on Packet-Drive General Purpose Architecture, CLEI 2011 - Conferencia Latinoamericana de Informática, Trabalho Completo
2010, Ivan Saraiva Silva, Bruno Cruz de Oliveira, Gustavo Girão, Cache Alternatives Concerning Cache Coherence in NoC-based MPSoC Platform, IEEE Latin American Symposium on Circuits and Systems, Trabalho Completo
2010, José de Anchieta Gomes dos Santos, Ivan Saraiva Silva, Arquitetura Hardware/Software de um núcleo NCAP Segundo o Padraão IEEE 1451.1: Uma Prova de Conceito, Worshop de Sistemas Embarcados, Trabalho Completo
2010, Alba Sandyra Bezerra Lopes, Ivan Saraiva Silva, Avaliação do Custo de Comunicação com a Memória Externa de uma Arquitetura em Hardware para Estimação de Movimento H.264 (ISSN 2177-496X), Workshop de Sistemas Embarcados, Trabalho Completo
2010, Bruno Cruz de Oliveira, Ivan Saraiva Silva, Comparação de Modelos de Memória para Plataformas MPSoC Usando SystemC, Workshop de Sistemas Embarcados, Trabalho Completo
2010, Bruno Cruz de Oliveira, Marcio Eduardo Kreutz, Edgard de Faria Corrêa, Ivan Saraiva Silva, Exploring Memory Organization in Virtual MP-SoC Platforms, Symposium on Integrated Circuits and System Design, Trabalho Completo
2010, Tadeu Ferreira de Oliveira, Ivan Saraiva Silva, Bruno Cruz de Oliveira, An Educational NoC-based MP-SoC Reconfigurable Platform Targeted to FPGA Implementation, Workshop Iberchip, Trabalho Completo
2009, Silvio Roberto Fernandes de Araújo, Bruno Cruz de Oliveira, Ivan Saraiva Silva, Using NoC routers as processing elements, Symposium on Integrated Circuits and System Design, Trabalho Completo
2008, Monica Magalhães Pereira, Silvio Roberto Fernandes de Araújo, Bruno Cruz de Oliveira, Ivan Saraiva Silva, Using Traditional Loop Unrolling to Fit Application on a New Hybrid Reconfigurable Architecture, Symposium on Applied Computing, Resumo
2008, Silvio Roberto Fernandes de Araújo, Bruno Cruz de Oliveira, Costa, M., Ivan Saraiva Silva, IPNoSys: uma nova arquitetura paralela baseada em redes em chip, Simpósio em Sistemas Computacionais WSCAD-SSC 2008, Trabalho Completo
2007, Gustavo Girão, Bruno Cruz de Oliveira, Rodrigo Soares de Lima Sá Rego, Ivan Saraiva Silva, Investigação do Uso de Caches com Suporte a Coerência de Dados em Plataformas MPSoC, Simpósio em Sistemas Computacionais, Trabalho Completo
2007, Monica Magalhães Pereira, Bruno Cruz de Oliveira, Ivan Saraiva Silva, RoSA: A Reconfigurable Stream-based Architecture, Symposium on Integrated Circuits and Systems Design, Trabalho Completo
2007, Gustavo Girão, Bruno Cruz de Oliveira, Rodrigo Soares de Lima Sá Rego, Ivan Saraiva Silva, Cache Coherency Communication Cost in a NoC-based MPSoC Platform, Symposium on Integrated Circuits and Systems Design, Trabalho Completo
2007, Gustavo Girão, Bruno Cruz de Oliveira, Rodrigo Soares de Lima Sá Rego, Ivan Saraiva Silva, Design and Performance Evaluation of a Cache Consistent NOC-Based, Workshop IBERCHIP, Trabalho Completo
2006, Manoel Firmino de Medeiros Junior, José Alberto Nicolau Oliveira, Jânio Mendonça Júnior, Ivan Saraiva Silva, A System to Simulate the Behavior of Distribution Systems Voltage Regulators with Embedded Software IP Core Control, IEEE PES Transmission and Distribution, Trabalho Completo
2006, Luciano Volcan Agostini, Roger Endrigo Carvalho Porto, José Luis Almada Güntzel, Sergio Bampi, Ivan Saraiva Silva, Arquitetura Multi-Transformada de Alto Desempenho com Paralelismo Programável e Direcionada para o Padrão de Compressão de Vídeo H.264/AVC, XII Workshop IBERCHIP, Trabalho Completo
2006, Roger Endrigo Carvalho Porto, Marcelo Schiavon Porto, Thaísa Leal da Silva, José Luis Almada Güntzel, Sergio Bampi, Luciano Volcan Agostini, Ivan Saraiva Silva, Forward and Inverse 2-D DCT Architectures for H.264/AVC Video Compression Directed to HDTV, Southern Conference on Programmable Logic, Trabalho Completo
2006, Karla Darlene Nepomuceno Ramos, Claudia M. F. A. Ribeiro, Anamaria Martins Moreira, Ivan Saraiva Silva, A Formal Approach for Network-on-chip Design, The International Workshop on System-On-Chip, Trabalho Completo
2006, Thaísa Leal da Silva, José Luis Almada Güntzel, Sergio Bampi, Luciano Volcan Agostini, Ivan Saraiva Silva, Arquitetura de Hardware Dedicada para a Decodificação Exp-Golomb do Padrão H.264 de Compressão de Vídeo, XII Workshop IBERCHIP, Trabalho Completo
2006, Luciano Volcan Agostini, Sergio Bampi, José Luis Almada Güntzel, Roger Endrigo Carvalho Porto, Ivan Saraiva Silva, High Throughput Multitransform and Multiparallelism IP Directed to the H.264/AVC Video Compression, International Symposium on Circuits and Systems, Trabalho Completo
2006, Marcelo Schiavon Porto, José Luis Almada Güntzel, Sergio Bampi, Luciano Volcan Agostini, Ivan Saraiva Silva, Investigação de Algorítmos e Proposta Arquitetural para a Estimação de Movimento Direcionada à Vídeos de Alta Resolução, XII Workshop IBERCHIP, Trabalho Completo
2006, Leandro Zanetti Paiva da Rosa, Thaísa Leal da Silva, Roger Endrigo Carvalho Porto, José Luis Almada Güntzel, Sergio Bampi, Luciano Volcan Agostini, Ivan Saraiva Silva, Projeto de Arquiteturas Síncronas e de Alto Desempenho para os Blocos das Transformadas Diretas e Inversas da Compressão H.264/AVC, XII Workshop IBERCHIP, Trabalho Completo
2006, Roger Endrigo Carvalho Porto, Thaísa Leal da Silva, José Luis Almada Güntzel, Sergio Bampi, Luciano Volcan Agostini, Ivan Saraiva Silva, Exploração no Espaço de Projeto da Hadamard 4x4 Direta do Padrão de Compressão de Vídeo H.264/AVC, XII Workshop IBERCHIP, Trabalho Completo
2006, Luciano Volcan Agostini, Roger Endrigo Carvalho Porto, Sergio Bampi, José Luis Almada Güntzel, Ivan Saraiva Silva, High throughput architecture for H.264/AVC forward transforms block, Great Lakes Symposium on VLSI, Trabalho Completo
2006, Marcelo Schiavon Porto, Roger Endrigo Carvalho Porto, José Luis Almada Güntzel, Sergio Bampi, Luciano Volcan Agostini, Ivan Saraiva Silva, Quantização Direta e Inversa de Alta Performance para a Compressão de Vídeo H.264/AVC Direcionada para HDTV, XII Workshop IBERCHIP, Trabalho Completo
2005, Silvio Roberto Fernandes de Araújo, Monica Magalhães Pereira, Gustavo Girão, Ivan Saraiva Silva, Projeto e desenvolvimento de um multiplexador de Transport Stream baseado na Recomendação ITU-T H.222.0, Workshop Iberchip, Trabalho Completo
2005, Marcelo Schiavon Porto, Thaísa Leal da Silva, Roger Endrigo Carvalho Porto, Luciano Volcan Agostini, Sergio Bampi, Ivan Saraiva Silva, Design Space Exploration on the H.264 4 4 Hadamard Transform, Norchip, Trabalho Completo
2005, Luciano Volcan Agostini, Sandro Vilela da Silva, Sergio Bampi, Ivan Saraiva Silva, Soft and Hard IP Design of a Multiplierless and Fully Pipelined 2-D DCT, International Conference on Very Large Scale Integration, Trabalho Completo
2005, Leonardo Augusto Casillo, Linária Mairla Pinheiro de Lima, Galileu Batista de Sousa, Ivan Saraiva Silva, Projeto e Implementação em FPGA de um Processador com Conjunto de Instrução Reconfigurável, Workshop IBERCHIP, Trabalho Completo
2005, Luciano Volcan Agostini, Roger Endrigo Carvalho Porto, Sergio Bampi, Ivan Saraiva Silva, A FPGA based design of a multiplierless and fully pipelined JPEG compressor, Euromicro Conference on Digital System Design, Trabalho Completo
2005, Gustavo Girão, Silvio Roberto Fernandes de Araújo, Monica Magalhães Pereira, Ivan Saraiva Silva, Implementation of a HDTV transport stream multiplexer based on ITU-T H.222.0 recommendation, Brazilian Symposium on Multimedia and the Web, Trabalho Completo
2005, Arnaldo Pereira de Azevedo Filho, Luciano Volcan Agostini, Flavio Rech Wagner, Sergio Bampi, Rodrigo Soares de Lima Sá Rego, Ivan Saraiva Silva, Accelerating a multiprocessor reconfigurable architecture with pipelined VLIW units, Rapid System Prototyping, Trabalho Completo
2004, Rodrigo Soares de Lima Sá Rego, Arnaldo Pereira de Azevedo Filho, Ivan Saraiva Silva, A Case-Study of Communication in a Reconfigurable Architecture: The X4CP32´s Communication Buffer, Workshop IBERCHIP, Trabalho Completo
2004, Frederiko Stenio de Araújo, Karla Darlene Nepomuceno Ramos, Benjamin Rene Callejas Bedregal, Ivan Saraiva Silva, Papílio Cryptography Algorithm, International Symposium on Computational and Information Sciences, Trabalho Completo
2004, Rodrigo Soares de Lima Sá Rego, Arnaldo Pereira de Azevedo Filho, Ivan Saraiva Silva, When Reconfigurable Architecture Meets network-on-Chip, Symposium on Integrated Circuits and Systems Design, Trabalho Completo
2004, Silvio Roberto Fernandes de Araújo, Leonardo Augusto Casillo, Luigi Carro, Ivan Saraiva Silva, Implementação ASIP de um Compressor JPEG Usando Ferramentas de Projeto em Níveis Altos de Abstração, Workshop IBERCHIP, Trabalho Completo
2004, Marcos Rafael Boschetti, Sergio Bampi, Ivan Saraiva Silva, Throughput and Reconfiguration Time Trade-offs: From Static to Dynamic Reconfiguration in Dedicated Image Filters, Field Programmable Logic and Application, Trabalho Completo
2004, Karla Darlene Nepomuceno Ramos, Nádja Rogéria Araújo Cândido, Leonardo Augusto Casillo, Antonio Augusto, José Alberto Nicolau Oliveira, Ivan Saraiva Silva, Projeto Baseado em Reuso: Implementação de um IP de Processador Didático em FPGA com Interface OCP, Workshop IBERCHIP, Trabalho Completo
2004, Andre M Dantas, Monica Magalhães Pereira, Luigi Carro, Ivan Saraiva Silva, Estimação e Cálculo de Potência no Início do Fluxo de Projeto Usando SystemC, Workshop IBERCHIP, Trabalho Completo
2004, Antonio Augusto, David Deharbe, Luigi Carro, Ivan Saraiva Silva, Considerações Sobre Especificação e Verificação Formal de Sistemas Embarcados Utilizando JML, workshop IBERCHIP, Trabalho Completo
2004, Marcos Rafael Boschetti, Sergio Bampi, Ivan Saraiva Silva, A Run-Time Reconfigurable Datapath Architecture for Image Processing Application, Design, Automation and Test in Europe, Trabalho Completo
2003, Arnaldo Pereira de Azevedo Filho, Rodrigo Soares de Lima Sá Rego, Ivan Saraiva Silva, X4CP32: A New Parallel/Reconfigurable General-Purpose Processor, Symposium on Computer Architecture and High Performance Computing, Trabalho Completo
2003, Rodrigo Soares de Lima Sá Rego, Arnaldo Pereira de Azevedo Filho, Ivan Saraiva Silva, A New Hybrid Paralell/Reconfigurable Architecture: The X4CP32, Symposium on Integrated Circuits and Systems Design, Trabalho Completo
2003, Rodrigo Soares de Lima Sá Rego, Arnaldo Pereira de Azevedo Filho, Ivan Saraiva Silva, X4CP32: A Coarse Grain General Purpose Reconfigurable Microprocessor, Parallel and Distributed Processing Symposium, Trabalho Completo
2003, Arnaldo Pereira de Azevedo Filho, Rodrigo Soares de Lima Sá Rego, Ivan Saraiva Silva, Implementação da DCT 2D em Arquiteturas Reconfiguráveis Utilizando a X4CP32, Workshop IBERHIP, Trabalho Completo
2003, Luciano Volcan Agostini, Sergio Bampi, Ivan Saraiva Silva, Conversor de Espaço de Cores Paralelo para a Compressão de Imagens JPEG, Workshop IBERCHIP, Trabalho Completo
2002, Marcos Rafael Boschetti, Sergio Bampi, Ivan Saraiva Silva, Techniques and Mechanisms for Dynamic Reconfiguration in an Image Processor, SIM2002 - 17th South Symposium on Microeletronics, Trabalho Completo
2002, Luciano Volcan Agostini, Sergio Bampi, Ivan Saraiva Silva, Pipelined Entropy Coders for JPEG Compression, Symposium on Integrated Circuits and Systems Design, Trabalho Completo
2002, Heitor Galucio de Andrade Figueira, Edgard de Faria Corrêa, Kátia Maria Teixeira da Silva, Ivan Saraiva Silva, F@MILIA: Uma Plataforma Aberta para Gerenciamento de Atividades de Saúde Publica da Família, Workshop de Informática Aplicada à Saúde, Trabalho Completo
2002, Luciano Volcan Agostini, Sergio Bampi, Ivan Saraiva Silva, Projeto de Arquitetura de Codificador de Entropia para a Compressão JPEG de Imagens em Tons de Cinza, Workshop IBERCHIP, Trabalho Completo
2002, Luciano Volcan Agostini, Sergio Bampi, Ivan Saraiva Silva, Entropy Coder for JPEG Compression of Gray Scale Images, SIM2002 - 17th South Symposium on Microeletronics, Trabalho Completo
2002, Marcos Rafael Boschetti, Alexando M S Adário, Sergio Bampi, Ivan Saraiva Silva, Thechniques and Mechanisms for Dynamic Reconfigurartion in an Image Processor, Symposium on Integrated Circuits and Systems Design, Trabalho Completo
2001, Edgard de Faria Corrêa, Heitor Galucio de Andrade Figueira, Kátia Maria Teixeira da Silva, Ivan Saraiva Silva, Plataforma F@MILIA: Software Livre para o Programa de Saúde da Família, Workshop sobre Software Livre, Trabalho Completo
2001, Luciano Volcan Agostini, Sergio Bampi, Ivan Saraiva Silva, Pipelined Fast 2-D DCT Architecture for JPEG Image Compression, Symposium on Integrated Circuits and Systems Design, Trabalho Completo
2001, Julio Carlos Balzano de Mattos, Rafael Caillava Krapf, Luigi Carro, Ivan Saraiva Silva, PowerOptimization by Memory Access Reduction in FentoJava Microcontroller, Microelectronics Seminar, Trabalho Completo
2001, Luciano Volcan Agostini, Sergio Bampi, Ivan Saraiva Silva, 2-D DCT Architecture for Image Compression, Microelectronics Seminar, Trabalho Completo
1997, Tatiana Gadelha Serra, Galileu Batista de Sousa, Ivan Saraiva Silva, MEPA: Arquitetura Educacional para xecução em Pascal, IX Simpósio Brasileiro de Arquitetura de Computadores e Processamento de Alto Desempenho, Resumo
1997, Helena Lai, Ivan Saraiva Silva, Arquitetura PRAM: Estudo de Viabilidade, IX Simpósio Brasileiro de Arquitetura de Computadores e Processamento de Alto Desempenho, Resumo
1997, Nádja Rogéria Araújo Cândido, Ivan Saraiva Silva, Arquitetura de Computadores e Paralelismo, I Escola de Informática da SBC - Edição Nordeste, Trabalho Completo
1996, Galileu Batista de Sousa, Ivan Saraiva Silva, Estratégia de Formação de Grupo de Ensinp/Pesquisa em Arquitetura e Microeletronica em Instituição Emergente, Segundo Coloquio Franco-brasileiro em Microeletrônica, Trabalho Completo
1996, Nádja Rogéria Araújo Cândido, Anne Magály de Paula Canuto, Ivan Saraiva Silva, RAM Radial: Um Modelo Arquitetural, III Simposio Brasileiro de Redes Neurais, Resumo
1995, Laurent Winckel, Ivan Saraiva Silva, Implementing a Development Environment for the RAPID-2 Accelerating Board, 27th Southeastern Symposium on System Theory, Trabalho Completo
1994, Denis Archambaud, Ivan Saraiva Silva, Communication and Performance Trade-Offs in a Systolic Machine, VI Simpósio Brasileiro de Arquitetura de Computadores e Processamento de Alto Desempenho, Trabalho Completo
1994, Pascal Faudemay, Alain Greiner, Denis Archambaud, Françoi Dromard, Jean Penne, Laurent Winckel, Ivan Saraiva Silva, RAPID-2 une Architecture Massivement Associative Programable, Journees Architecture Nouveles de Machines, Resumo
1994, Denis Archambaud, Ivan Saraiva Silva, Une Solution VLSI aux Problemes de Comparaison de Sequences Genetiques, Journes des Jeunes Chercheurs en Architecture de Machines et Systemes, Trabalho Completo
1994, Denis Archambaud, Jean Penne, Ivan Saraiva Silva, Systolic Implementation of Smith and Waterman Algotithm on a SIMD Coprocessor, 3RD International Workshop on Algorithm and Parallel VLSI Architecture, Resumo
1994, Denis Archambaud, Ivan Saraiva Silva, Medida de Similaridade na Comparação de Sequências de Aminiácidos: Uma Solução Hardware, XIV Congresso da Sociedade Brasileira de Computação, Trabalho Completo
1993, Pascal Faudemay, Ivan Saraiva Silva, A Massively Parallel, Paginated and set-Associative Circuit for Object-Oriented Applications, VIII Congresso da Sociedade Brasileira de Microeletrônica, Trabalho Completo
1990, Olivier Giordano, William Ferreira Giozza, Ivan Saraiva Silva, Circuito Integrado para Interface de Comunicação com Integração de Voz e Dados em redes Locais de Computadores, Simpósio Brasileiro de redes de Computadores, Trabalho Completo
Capítulos de Livros (6)
2008, A Formal Approach for Network-on-Chip Design, Multicore Systems on Chips, Karla Darlene Nepomuceno Ramos, Cláudia Maria Fernandes Araújo Ribeiro, Anamaria Martins Moreira, Ivan Saraiva Silva
2005, Projeto e Implementação de um Multiplexador de Transport Streams com Suporte a HDTV, IV Workshop Técnico Científico do DIMAp, Monica Magalhães Pereira, Silvio Roberto Fernandes de Araújo, Gustavo Girão, Ivan Saraiva Silva
2005, Estimação de Movimento em Hardware para o Projeto SBTVD Utilizando o Algoritmo de Busca Completa, IV Workshop Técnico Científico do DIMAp, Milano Carvalho, André Brito, Silvio Roberto Fernandes de Araújo, Gustavo Girão, Monica Magalhães Pereira, Ivan Saraiva Silva
2005, A low-Cost High-Performance Network-on-Chip, IV Workshop Técnico Científico do DIMAp, Rodrigo Soares de Lima Sá Rego, Ivan Saraiva Silva
2001, Arquiteturas Reconfiguráveis: Teoria e Prática, III Escola de Microeletrônica da SBC-Sul, Ivan Saraiva Silva
1994, SYSTOLIC IMPLEMENTATION OF SMITH AND WATERMAN ALGORITHM ON A SIMD COPROCESSOR, ALGORITHMS AND PARALLEL VLSI ARCHITECTURES, Denis Archambaud, Jean Penne, Ivan Saraiva Silva
Livros (5)
2009, Proceedings of the 22nd Annual Symposium on Integrated Circuits and System Design, Ivan Saraiva Silva, Renato Perez Ribas, Calvin Plett
2007, Anais do VIII Workshop em Sistemas Computacionais de Alto Desempenho, Adenauer Corrêa Yamin, Ivan Saraiva Silva, Philippe Olivier Alexandre Navaux
2002, II Student Forum on Microelectronics, André Inácio Reis, Ivan Saraiva Silva
2001, I Students Forum on Microeletronics, Renato Perez Ribas, Ivan Saraiva Silva
1999, SBCCI99 XII Symposium on Integrated Circuits and Systems Design, Vladimir Castro Alves, Marcelo Lubaszewski, Ivan Saraiva Silva
Produções Tecnológicas (9)
2014,
UVMP-SSC - UFPI`S VIRTUALIZABLE MULTI-CORE PROCESSOR,
IVAN SARAIVA SILVA; RAMON SANTOS NEPOMUCENO
2013,
IPNoSys II Packet Generator,
Ivan Saraiva Silva e Thiago Rodrigues Barros da Silva Soares
2012,
Simulador Sintetizável do Microprocessador MIPS 32 BITS,
Ivan Saraiva Silva, Ramon Santos Nepomuceno, Laysson Oliveira Luz
2012,
Ambiente de Desenvolvimento e Geração de Código para Processador Embarcado Multi-Core,
Ivan Saraiva Silva, Eugenio Souza Carvalho
2011,
Simulador Sintetizável em Linguagem VHDL de Processdor Multi-core de 16 bits,
Ivan Saraiva Silva, Ramon Santos Nepomuceno, Milton Cesar Correa Segundo, Laysson Oliveira Luz
2000,
Plataforma F@MILIA,
Edgard de Faria Corrêa, Heitor Galucio de Andrade Figueira, Kátia Maria Teixeira da Silva, Ivan Saraiva Silva
1999,
SAM - Sistema de Automação do Mestrado,
Andréa Cynthia dos Santos, Ivan Saraiva Silva
1999,
SIC/XE Emulador Pro v1.0,
Edney Sausa Arueira, Eric Tavares P Santos, Frederico Carvalho, Ivan Saraiva Silva
Participações em Bancas de Concursos (2)
2015, Concurso Público de Provas e Títulos para o Cargo de Professor do Magistério Superior na Classe Adjunto-A/DE, na área de Sistemas Embarcados, do Instituto Metrópole Digital, conforme Edital no 015/2014- PROGESP, Banca: Ivanavitch Medeiros Dantas da SIlva (presidente), Monica Magalhães Pereira (Membro), Ivan Saraiva Silva (Membro)
2013, Concurso Público de Provas e Títulos para Professor do Magistério do Ensino Básico, Técnico e Tecnológico na Área de Informática, Membros da Banca: Ivan Saraiva Silva (presidente), Raimundo Santos Moura (Membro), Kelson Rômulo Teixeira Aires (Membro), Edna Maria Magalhães do Nascimento (Membro); Rodrigo de Melo Sousa Veras (Suplente). Vários inscritos no concurso.
Participações em Bancas de Cursos (117)
2011, Dissertação de Mestrado Implementação de Processador Banca Base OFDMA para Downlink LTE em FPGA, Ivan Saraiva Silva, José Alberto Nicolau Oliveira, Antonio Carlos Cavalcanti
2011, Dissertação de Mestrado Uma Abordagem Formal para Modelagem de QoS em Redes em Chip, Karla Darlene Nepomuceno Ramos, Cláudia Maria Fernandes Araújo Ribeiro, Marcio Eduardo Kreutz, Ivan Saraiva Silva
2011, Dissertação de Mestrado Arquitetura com Elevada Taxa de Processamento e Reduzida Largura de Banda de memória para Estimação de Movimento em Vídeos Digitais, Ivan Saraiva Silva, Luciano Volcan Agostini, Marcio Eduardo Kreutz, Ricardo Pezzuol Jacobi
2014, Orientação de iniciação científica Desenvolvimento Sub-Conjunto de Instruções para Sincronização e Comunicação entre Processos em Microprocessadores Multi-Core, Laysson Oliveira Luz
2014, Orientação de iniciação científica Desenvol vimento de Módulos de Memória para Microprocessadores Multi-core, Ramon Santos Nepomuceno
2013, Orientação de iniciação científica Hierarquia de Memória para Arquiteturas Multi-Core, Ramon Santos Nepomuceno
2013, Orientação de iniciação científica Implementação da Biblioteca MPI (Message Passing Interface) para Programação Paralela em Sistemas Multiprocessados, Laysson Oliveira Luz
2013, Orientação de iniciação científica Sistema de Processaento Paralelo que não Utiliza Processadores do Tipo Von Newman, Thiago Rodrigues Barros da Silva Soares
2012, Orientação de iniciação científica Desenvolvimento de Benchmark para Avaliação de Desempenho de Processadores Multi-Core, Tackyss Mafua
2012, Orientação de iniciação científica Desenvolvimento de Ferramentas para Geração de Código para Processador Embarcado Multi-Core, Eugenio Souza Carvalho
2012, Orientação de iniciação científica Adaptação e Integração do Processador RISCO a uma Arquitetura Multi-Core para Sistemas Embarcados de Propósito Geral, Laysson Oliveira Luz
2012, Orientação de iniciação científica Projeto de Processador Embarcado Multi-Core Usando a Linguagem VHDL, Ramon Santos Nepomuceno
2012, Orientação de iniciação científica Linguagem Assembly e Ferramenta Assembler para Programação de Processadores Multi-core, Milton Cesar Correa Segundo
2013, Orientação de tese de doutorado Metodologia para adaptação de microarquiteturas microprogramadas soft-core à uma ISA padrão: Estudo do Impacto sobre a complexidade de hardware para o padrão MIPS, Leonardo Augusto Casillo
2012, Orientação de tese de doutorado Projeto de Sistemas Integrados de Propósito Geral Baseados em Redes em Chip Expandindo as Funcionalidades dos Roteadores para Execução de Operações: A plataforma IPNoSys, Silvio Roberto Fernandes de Araújo
2014, Orientação de trabalho de conclusão de curso Uma Linguagem e seu Compilador para o Modelo de Programação IPNoSys, Eugenio Sousa Carvalho
2014, Orientação de trabalho de conclusão de curso Desenvolvimento do Benchmark ParMiBench para a Arquitetura Multicore MIPNoSys, Tackyss Mafua
2014, Orientação de trabalho de conclusão de curso Um novo Caminho de dados para o Modelo de Programação IPNoSys, Thiago RodriguesBarros da Silva Soares
2014, Orientação de trabalho de conclusão de curso Implantação de Aplicações Reais e Sintéticas para Validação do Microprocessador uVMP-SSC com Recursos de Configuração de Memória Local Integrados, Thiago RodriguesBarros da Silva Soares
2014, Orientação de trabalho de conclusão de curso Desenvolvimento de um Subconjunto de Instruções para Comunicação e Sincronização entre Processos para Microarquiteturas Multicore, Laysson Oliveira Luz
2014, Orientação de trabalho de conclusão de curso Um Compilador para a Microarquitetura Multicore uVMP, Jônatas Carneiro dos Santos Ferreira
2014, Orientação de trabalho de conclusão de curso Desenvolvimento de uma Arquitetura Multicore com Suporte a OpenCL, Ramon Santos Nepomuceno
2013, Orientação de trabalho de conclusão de curso Viabilidade de um Sistema de Orientação Urbana em Dispositivos Móveis Androide para Deficientes Visuais, Rodolfo Francisco Paz Freire
2015, Participação em banca de defesa de dissertação de mestrado Alocacao de Recursos Para o Estabelecimento de Circuitos em Redes Opticas WDM e OFDM, IALLEN GABIO DE SOUSA SANTOS
2014, Participação em banca de defesa de dissertação de mestrado Pré-Busca de Dados em Arquiteturas Multicore com memória Local de Rascunho, Hildebrando Alves de Araújo Segundo
2014, Participação em banca de defesa de dissertação de mestrado Deteccao Automatica do Uso de Capacete por Motociclistas em Vias Publicas, ROMUERE RODRIGUES VELOSO E SILVA
2014, Participação em banca de defesa de dissertação de mestrado Detecção Automática do Uso de Capacete por Motociclistas em Vias Públicas, ROMUERE RODRIGUES VELOSO E SILVA
2014, Participação em banca de defesa de dissertação de mestrado Avaliacao de Desempenho de Redes Opticas Hibridas OCS/OBS, IGO COUTINHO MOURA
2014, Participação em banca de defesa de dissertação de mestrado Projeto e Implementação de um MPSoC Utilizando a IPNoSys como Unidade de Processamento, Andé Luiz Viana Pereira
2014, Participação em banca de defesa de dissertação de mestrado Avaliação de Desempenho de redes Ópticas Híbridas OCS/OBS, Igo Coutinho Moura
2013, Participação em banca de defesa de dissertação de mestrado Co-Projeto de um Decodificador de Áudio AAC-LC em FPGA, Renato Cabral Sanpaio
2013, Participação em banca de defesa de dissertação de mestrado Escalonamento para Serviços de Comunicação de Tempo Real em Redes em Chip, Ronnison Reges Vidal
2014, Participação em banca de defesa de qualificação de dissertação de mestrado Proposta de uma Arquitetura Adaptativa de Granularidade Grossa com Modelo de Interconexão Baseado em Rede em Chip, Marcos Oliveira da Cruz
2014, Participação em banca de defesa de qualificação de dissertação de mestrado Alocacao de Recursos Para o Estabelecimento de Circuitos em Redes Opticas WDM e Elasticas, IALLEN GABIO DE SOUSA SANTOS
2013, Participação em banca de defesa de qualificação de dissertação de mestrado Pre-Busca de Dados em Arquiteturas Multicore com Memoria local de Rascunho, HILDEBRANDO ALVES DE ARAÚJO SEGUNDO
2013, Participação em banca de defesa de qualificação de dissertação de mestrado Deteccao Automatica do Uso de Capacete por Motociclistas em Vias Publicas, ROMUERE RODRIGUES VELOSO E SILVA
2013, Participação em banca de defesa de qualificação de dissertação de mestrado Estudo de Avaliacao de Desempenho de Redes Opticas com Comutacao Hibrida de Circuitos e de Rajadas, IGO COUTINHO MOURA
2014, Participação em banca de defesa de qualificação de tese de doutorado Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC, André Aziz Camilo de Araújo
2013, Participação em banca de defesa de qualificação de tese de doutorado Controle Adaptativo para Acesso à Memória Compartilhada em Sistemas em Chip, Alexsando Cristóvão Bonatto
2013, Participação em banca de defesa de qualificação de tese de doutorado Resource-Aware Clustering Design for NoC-based MPSoCs, Gustavo Girão Barreto da SIlva
2013, Participação em banca de defesa de qualificação de tese de doutorado Metodologia para adaptação de microarquiteturas microprogramadas soft-core à uma ISA padrão: Estudo do Impacto sobre a complexidade de hardware para o padrão MIPS, Ano de obtenção, Leonardo Augusto Casillo
2014, Participação em banca de defesa de tese de doutorado Controle de Agressividade de Prefetch em uma Arquitetura Multicore com Coerência de Cache Baseada em Diretório e NoC, André Azziz Camilo de Araújo
2014, Participação em banca de defesa de tese de doutorado Controle Adaptativo para Acesso à Memória Compartilhada em Sistemas em Chip, Alexandro Cristovão Bonatto
2014, Participação em banca de defesa de tese de doutorado Resouce-Awere Clustering Design for NoC-Based MPSoCs, Gustavo Girão Barreto da SIlva
2014, Participação em banca de defesa de tese de doutorado Pre-Busca de Dados em Arquiteturas Multicore com Memoria Local de Rascunho, HILDEBRANDO ALVES DE ARAÚJO SEGUNDO
2013, Participação em banca de defesa de tese de doutorado Metodologia para adaptação de microarquiteturas microprogramadas soft-core à uma ISA padrão: Estudo do Impacto sobre a complexidade de hardware para o padrão MIPS, Leonardo Augusto Casillo
2012, Participação em banca de defesa de tese de doutorado Projeto de Sistemas Integrados de Propósito Geral Baseados em Redes em Chip - Expandindo as Funcionadilades dos Roteadores para Execução de Operações: A plataforma IPNoSys, Silvio Roberto Fernandes de Araújo
2012, Participação em banca de defesa de tese de doutorado Uma Abordagem Híbrida para Estimação de Desempenho de Comunicação em Plataformas Baseadas em Barramentos, Guilherme Álvaro Rodrigues Maia Esmeraldo
2012, Participação em banca de defesa de tese de doutorado A Reliability Analysis Approach to Assist the Design of Aggressively Scaled reconfigurable Architectures, Monica Magalhães Pereira
2014, Qualificação de Mestrado Implementacao de Algoritmos para Geracao de uma Topologia NoC Irregular Adequada a Aplicacoes Especificas, MIGUEL CAVALCANTE DEBRITO NETO
2011, Tese Doutorado Um modelo Estatístico Multivariado para Prover o Comportamento de Heurísticas em Verificação Formal, Antonio Otavio Fernandes, Sérgio Vale Aguiar Campos, Ivan Saraiva Silva, Ricardo Augusto do Luz Reis, Claudionor Coelho
2010, Projeto de Sistemas Integrados de Propósito Geral Baseados em Redes em Chip - Expandindo as Funcionalidades dos Roteadores para Execução de Operações: A Plataforma IPNoSys, Ivan Saraiva Silva, Marcio Eduardo Kreutz, Karla Darlene Nepomuceno Ramos, Altamiro Amadeu Susin
2010, Dissertação de Mestrado Sistemas Operacionais e Biblioteca de Funções para Plataformas MPSOC: Um Estudo de Caso para Simulação de Reservatório, Ivan Saraiva Silva, Ricardo Pezzuol Jacobi, Marcio Eduardo Kreutz
2010, Exploração do espaço de projeto de microprocessadores para plataformas MP-SoC baseadas em NoC: Impacto do uso de multiplas-arquiteturas no desemeonho das plataformas (potência, área e desempenho), Ivan Saraiva Silva, Altamiro Amadeu Susin, Karla Darlene Nepomuceno Ramos, Marcio Eduardo Kreutz, José Alberto Nicolau Oliveira
2010, Proposta e Implementação de um Núcleo para a Estimação de Movimento segundo o padrão H.264, Ivan Saraiva Silva, KREUTZ, MARCIO E., Karla Darlene Nepomuceno Ramos
2010, Dissertação de Mestrado Criptoanálise Diferencial o Papílio, Benjamin Rene Callejas Bedregal, Ivan Saraiva Silva, Karla Darlene Nepomuceno Ramos, João de Deus Lima, Ruy José Guerra Barretto Queiroz
2010, Dissertação de Mestrado Arquitetura Hardware/Software de um Núcleo NCAP Segundo o Padrão IEEE 1451.1: Uma Prova de Conceito, Ivan Saraiva Silva, Marcio Eduardo Kreutz, Cláudia Maria Fernandes Araújo Ribeiro, Karla Darlene Nepomuceno Ramos
2010, Dissertação de Mestrado MOBILE INTERACT: Uma Ferramenta de Gerenciamento de Conexões entre Celulares e Servidores Utilizados para Interação em Ambientes Interativos de Educação a Distância, Ivan Saraiva Silva, Aquiles Medeiros Filgueira Burlamaqui, Adilson Barboza Lopes, Tatiana Aires Tavares
2010, Dissertação de Mestrado Interfaces Parametrizáveis para Aplicações Interconectadas por uma Rede-em-Chip, Altamiro Amadeu Susin, Ivan Saraiva Silva, Cesar Albenes Zeferino, Marcelo Lubaszewski
2009, Dissertação de Mestrado Simulação de Reservatórios de Petróleo em Ambiente MPSoC, Altamiro Amadeu Susin, Ivan Saraiva Silva, Marcio Eduardo Kreutz, David Deharbe
2009, Dissertação de Mestrado Métodos de teste de Redes-em-Chip (NoCs), Marcelo Lubaszewski, Altamiro Amadeu Susin, Alexandre Amory, Ivan Saraiva Silva
2009, Dissertação de Mestrado Sistema Embarcado Reconfigurável para Automação de Unidades de Bombeamento de Petróleo Através de Redes de Sensores Sem Fios, José Antônio Gomes de Lima, Ivan Saraiva Silva, Antonio Carlos Cavalcanti, Francisco Antonio Belo
2009, Dissertação de Mestrado Implementação em Hardware de um Acelerador Híbrido Viterbi-Plan7/Algoritmo das Divergências para Comparação de proteínas, Ricardo Pezzuol Jacobi, Ivan Saraiva Silva, Carlos Llanos
2008, Dissertação de Mestrado Proposta e Implementação de Uma Arquitetura Reconfigurável Híbrida para Aplicações Baseadas em Fluxo de Dados, Ivan Saraiva Silva, Luigi Carro, Benjamin Rene Callejas Bedregal, Eduardo Braulio Wanderlei NetTo, Fernando Rangel de Sousa
2007, Dissertação de Mestrado Aquarius II - Uma Plataforma para desenvolvimento de Sistemas Dinamicamente Reconfiguráveis Baseada no Sistema Operacional uCLinux, Edna Natividade da Silva Barros, Manoel Eusébio de Lima, Ivan Saraiva Silva
2007, Dissertação de Mestrado Um Mecanismo de Suporte a Modelagem e Análise de Memórias Cache em Plataformas com Multiprocessadores, Manoel Eusébio de Lima, Edna Natividade da Silva Barros, Ivan Saraiva Silva
2006, Dissertação de Mestrado MoCHA: Arquitetura Dedicada para Compensação de Movimento em Decodificadores de Vídeo, Sergio Bampi, Altamiro Amadeu Susin, Tatiana Gadelha Serra, Ivan Saraiva Silva
2006, Dissertação de Mestrado Projeto e Implementação de uma Plataforma MP-SoC Usando SystemC, David Deharbe, Marius Strum, Eduardo Braulio Vanderlei Neto, Ivan Saraiva Silva
2006, Dissertação de Mestrado Utilizando Programação Orientada a Aspectos no Projeto de Sistemas hardware Desenvolvidos com SystemC, David Deharbe, Edna Natividade da Silva Barros, Ivan Saraiva Silva
2004, Dissertação de Mestrado Um Cripto-Processador Reconfigurável Baseado em Algoritmos de Curvas Elipticas e AES, Guido Costa Souza de Araújo, Paulo Rodolfo Jardim de Azevedo, Ivan Saraiva Silva
2003, Dissertação de Mestrado Um Ambiente para Geração de Automática de Bibliotecas de Componentes de Comunicação em Sistemas Embarcados Distribiídos, Edna Natividade da Silva Barros, Manoel Eusébio de Lima, Ivan Saraiva Silva
2010, Tese Doutorado Mapeamento e Adaptação de Rotas de Comunicação em Redes em Chip, Ney Laert Vilar Calazans, Ivan Saraiva Silva, Fernando Gehm Moraes, Cesar Augusto Missio Marcon, Altamiro Amadeu Susin
2009, Desenvolvimento de um modulo NCAP de baixo custo usando FPGA, Ivan Saraiva Silva, Claudia M. F. A. Ribeiro, Karla Darlene Nepomuceno Ramos
2009, Dissertação de Mestrado A LBIST Architecture that Reuses Manufacturing Compressed Scan Test Patterns, Edna Natividade da Silva Barros, Ivan Saraiva Silva, Abel Guilhermino da Silva Filho
2009, Dissertação de Mestrado Desenvolvimento de Módulos de Hardware para a Decodificação de Vídeo Escalável Segundo o Padrão H.264/SVC com Foco no Sistema Brasileiro de Televisão Digital, Altamiro Amadeu Susin, Ivan Saraiva Silva, Ricardo Pezzuol Jacobi, Jose Valdeni de Lima
2009, Arquitetura em Hardware para Implementação de um Codificador de Vídeo Escalável Padrão SVC, Ivan Saraiva Silva, Sergio Bampi, Altamiro Amadeu Susin, Gilson Inacio Wirth, Jose Valdeni de Lima
2009, Conexão de Varios Usuarios com o Middleware GINGA: Estendendo a Interatividade a Múltiplos e Diferentes Dispositivos., Ivan Saraiva Silva, Thais Vasconcelos Batista, Aquiles Medeiros Filgueira Burlamaqui
2008, Dissertação de Mestrado Estudo de Viabilidade do Desenvolvimento de Sistemas Integrados Baseados em redes em Chip sem processadores: Sistema IPNoSys, Ivan Saraiva Silva, Sergio Bampi, Fernando Rangel de Sousa, Eduardo Braulio Wanderlei NetTo
2008, Dissertação de Mestrado Modelo de Migração de Tarefas para MPSoCs Baseados em Redes-em-Chip, Flavio Rech Wagner, Ivan Saraiva Silva, Luigi Carro, Cesar Albenes Zeferino
2008, Tese Doutorado Métodos de Exploração de Espaço de Projeto em Tempo de Execução em Sistemas Embarcados de Tempo Real Soft Baseados em Redes-em-Chip, Flavio Rech Wagner, Luigi Carro, Ivan Saraiva Silva, Cesar Albenes Zeferino
2007, Tese Doutorado Plataforma de Embarque para Implementação de Funções de Controle em Tempo Real em reguladores de Tensão Utilizados Em Redes de Distribuição de Energia Elétrica, Manoel Firmino de Medeiros Junior, Marcos Antônio Dias de Almeida, Ubiratan Holanda Bezerra, Manoel Eusébio de Lima, Ivan Saraiva Silva
2007, Tese Doutorado Redes em Chip para Sistemas Embarcados Visando a Otimização de Medidas de Qualidade de Serviço para Aplicações de Tempo Real, Carlos Eduardo Pereira, Cesar Albenes Zeferino, Ivan Saraiva Silva
2007, Tese Doutorado CADZ: Uma Metodologia de Projeto Baseada em Z para redes-em-Chip, Claudia M. F. A. Ribeiro, José Antônio Gomes de Lima, Anamaria Martins Moreira, Benjamin Rene Callejas Bedregal, Luiz Affonso Henderson Guedes de Oliveira, Ivan Saraiva Silva
2007, Métodos de Exploração de Espaço de Projeto em Tempo de Execução em Sistemas Embarcados de Tempo Real Soft Baseados em Redes-em-chip, Luigi Carro, Altamiro Amadeu Susin, Ivan Saraiva Silva
2007, Dissertação de Mestrado JFloat: Uma Biblioteca de ponto Flutuante para a Linguagem Java com Suporte a Arredondamento Controlado, Benjamin Rene Callejas Bedregal, Ivan Saraiva Silva, Tiaraju Asmuz Diverio
2007, Dissertação de Mestrado Implementação Hardware/Software da Estimação de Movimento Segundo o Padrão H.264, Ivan Saraiva Silva, José Antônio Gomes de Lima, Bruno Motta de Carvalho
2006, A Methodology to Explore Memory Hierarchy Architectures for Embedded Systems, Edna Natividade da Silva Barros, Manoel Eusébio de Lima, Ivan Saraiva Silva
2006, Dissertação de Mestrado Bricks Um Modelo composicional com Suporte à Composição Baseada em Negociação de Propriedades de Interfaces, Glêdson Elias da Silveira, Nelson Souto Rosa, Ivan Saraiva Silva
2006, Dissertação de Mestrado Modelagem de Arquiteturas Reconfiguráveis com Espaços de Chu, Benjamin Rene Callejas Bedregal, Regivan Hugo Nunes Santiago, Fernando Gehm Moraes, Ivan Saraiva Silva
2006, Algoritmo de Particionamento Otimizado para Sistemas Dinamicamente Reconfiguráveis, Raimundo Carlos Silvério Freire, Benedito Guimarães Aguiar, Lírida Alves Barros Naviner, Edna Natividade da Silva Barros, Jean-François Naviner, Marcelo Alves Barros, Ivan Saraiva Silva
2006, Tese Doutorado Uma Arquitetura P2P Baseada na Hierarquia do Endereçamento IP com Roteamento Unificado, Thais Vasconcelos Batista, Luiz Affonso Henderson Guedes de Oliveira, Bruno Schulze, Francisco Villar Brasileiro, Ivan Saraiva Silva
2006, Tese Doutorado Algoritmo de Particionamento Aplicado a Sistemas Dinamicamente Reconfiguráveis em Telecomunicações, Lírida Alves Barros Naviner, Benedito Guimarães Aguiar, Raimundo Carlos Silvério Freire, Edna Natividade da Silva Barros, Jean-François Naviner, Marcelo Alves Barros, Ivan Saraiva Silva
2006, Tese Doutorado A Methodology to Explore Memory Hierarchy Architectures for Embedded Systems, Edna Natividade da Silva Barros, André Luis de Medeiros Santos, Paulo Rodolfo Jardim de Azevedo, Manoel Eusébio de Lima, Ivan Saraiva Silva
2005, Modelo de Comunicação Concorrente em Ambiente MP-SoC Baseado em NoC Utilizando o Padrão MPI, Anamaria Martins Moreira, Cláudia Maria Fernandes Araújo Ribeiro, Ivan Saraiva Silva
2005, Dissertação de Mestrado Uma abordagem para a modelagem orientada a objetos de hardware em alto nível de abstração utilizando a UML, Ricardo Pezzuol Jacobi, Alba Cristina Magalhães Alves de Melo, Ivan Saraiva Silva
2005, Uma Arquitetura para Localização de Serviços em redes Peer-to-Peer, Thais Vasconcelos Batista, Luiz Affonso Henderson Guedes de Oliveira, Ivan Saraiva Silva
2005, Processo simplificado para contratação de professor substituto na área de software básico, Adilson Barboza Lopes, Bruno Motta de Carvalho, Ivan Saraiva Silva
2005, Dissertação de Mestrado Projeto e Implementação de um Processador com Conjunto de Intrução Reconfigurável Utilizando VHDL, Marcelo Alves Barros, David Deharbe, Eduardo Braulio Wanderlei NetTo, Ivan Saraiva Silva
2005, Dissertação de Mestrado Avaliação de desempenho de Protocolos de Roteamento para Redes Móveis Ad Hoc sob Condições de tráfego de Aplicações de VideoFone, Glêdson Elias da Silveira, Djamel Fawzi Hadj Sadok, Ivan Saraiva Silva
2004, Dissertação de Mestrado Módulo Integrado de Controle Digital para Marcapasso Temporário, João Batista dos Santos Martins, Raul Ceretta Nunes, Ivan Saraiva Silva
2005, Tese Doutorado Método para otimização de Plataformas Arquiteturais para Sistemas Multiprocessados Heterogêneos, Flavio Rech Wagner, Ricardo Pezzuol Jacobi, Ivan Saraiva Silva
2004, Uma Plataforma de Embarque para Implementar Funções de Controle em tempo Real em reguladores de Tensão utilizados em Linhas de Distribuição de Energia Elétrica, Manoel Firmino de Medeiros Junior, Marcos Antônio Dias de Almeida, Ubiratan Holanda Bezerra, Ivan Saraiva Silva
2004, Dissertação de Mestrado Contribuições para Verificação Automática de Applets JavaCard, David Deharbe, ângelo Perkusich, Ivan Saraiva Silva
2004, Tese Doutorado Arquitetura para um Decodificador de Códigos Algébrico-Geométricos Baseados em Curvas de Hermite, Jean-François Naviner, Lírida Alves Barros Naviner, Raimundo Carlos Silvério Freire, Francisco Marcos de Assis, Reginaldo Palazzo Junior, Benemar Alencar de Souza, Ivan Saraiva Silva
2003, Compressão de Código Dual, Paulo Cesar Centoducatte, Nelson Castro Machado, Ricardo Pannain, Ivan Saraiva Silva
2002, Dissertação de Mestrado Um Microprocessador com Capacidades Analógicas, Flavio Luiz de Oliveira Zimmermann, Renato Perez Ribas, Ricardo Augusto do Luz Reis, Ivan Saraiva Silva
2003, Tese Doutorado Redes-em-Chip: Arquiteturas e Modelos para Avaliação de Área e Desempenho, Luigi Carro, Marius Strum, Altamiro Amadeu Susin, Ivan Saraiva Silva
2002, Uma Metodologia para a Concepção de Redes de Interconexão para Sistemas Integrados, Cesar Albenes Zeferino, Luigi Carro, Flavio Rech Wagner, Ivan Saraiva Silva
2002, Dissertação de Mestrado Identificando e removendo Falhas de Colagem não Testáveis com o Uso de Vertex Precedent BDDs, Alex Rocha Prado, José Luis Almada Güntzel, Fernando Gehm Moraes, Ivan Saraiva Silva
2002, Dissertação de Mestrado Quiosque Informativo para os Programas de Saúde Pública, Virgínia Carvalho Carneiro de Paula, Guilherme Fábio de Mélo, Carlos André Guimarães Feraz, Soraya Maria de Medeiros, Ivan Saraiva Silva
2002, Dissertação de Mestrado Projeto de um Codificador/Decodificador Viterbi Integrado, Roberto Vargas Pacheco, Renato Perez Ribas, Luigi Carro, Ivan Saraiva Silva
2002, Dissertação de Mestrado Modelando uma Arquitetura PRAM-CRCW com Espaços de Chu, Regivan Hugo Nunes Santiago, Graçaliz Pereira Dimuro, Ivan Saraiva Silva
2002, Dissertação de Mestrado Projeto de Arquiteturas integradas para Compressão de Imagens e JPEG, Luciano Volcan Agostini, Ricardo Augusto do Luz Reis, Altamiro Amadeu Susin, Ivan Saraiva Silva
2002, Dissertação de Mestrado PAPÍLIO: Proposta de um Algoritmo de Criptografia Baseado no Algoritmo Viterbi e Codificação Convolucional, Benjamin Rene Callejas Bedregal, Ricardo Augusto do Luz Reis, Ivan Saraiva Silva
2000, Dissertação de Mestrado Concepção e Implementação de uma Malha de Interconexão Crossbar, Nádja Rogéria Araújo Cândido, David Deharbe, Manoel Eusébio de Lima, Ivan Saraiva Silva
2000, Dissertação de Mestrado Ordenação de Variáveis de BDDs Utilizando Algoritmos Genéticos Paralelos, Anamaria Martins Moreira, Umberto Souza da Costa, David Deharbe, Ivan Saraiva Silva
2000, Dissertação de Mestrado Uma Ferramenta para a Visualização e Criação de Objetos MIB SNMP, - Lucianna Cavalcanti Virgolino, Lucianna Cavalcanti Virgolino, Sergio Viana Fialho, Paulo Sérgio da Motta Pires, Antônio Mauro Barbosa de Oliveira, Ivan Saraiva Silva
Organização de Eventos, Consultorias, Edição e Revisão de
Períodicos (7)
2009,, Australia, Internacional,
2007,, Brasil, Nacional,
2004,, Porto de Galinhas, Nacional,
2003,, Universidade Federal do Rio Grande do Norte, Nacional,
2002,, Brasil, Nacional,
2001,, Goais - Brasil, Nacional,
1999,, Pirâmide Palace Hotel, Nacional,
Orientações de Pós-Graduação (18)
Mestrado, LUCAS FERNANDES RIBEIRO, 03/2017
- ,
Concluída em 08/2018
Mestrado, JOSE CARLOS CORREIA LIMA DA SILVA FILHO, 03/2017
- ,
Concluída em 08/2018
Mestrado, EUGÊNIO SOUZA CARVALHO, 03/2016
- ,
Concluída em 11/2017
Mestrado, LAYSSON OLIVEIRA LUZ, 03/2014
- ,
Concluída em 09/2015
Mestrado, RAMON SANTOS NEPOMUCENO, 03/2014
- ,
Concluída em 09/2015
Mestrado, IVENILTON ALEXANDRE DE SOUZA MOURA, 03/2015
- ,
Concluída em 11/2016
Mestrado, FRANCISCO CARLOS SILVA JUNIOR, 03/2016
- ,
Concluída em 07/2017
Mestrado, MIGUEL CAVALCANTE DE BRITO NETO, 04/2013
- ,
Concluída em 11/2014
Mestrado, JÔNATAS CARNEIRO DOS SANTOS FERREIRA, 03/2014
- ,
Concluída em 11/2015
Mestrado, JOSÉ LUÍS RODRIGUES TERCEIRO, 03/2015
- ,
Concluída em 12/2016
Mestrado, HILDEBRANDO ALVES DE ARAÚJO SEGUNDO, 03/2012
- ,
Concluída em 08/2013
Mestrado, MARIA EVA CLEMENCIA FONSECA DE CASTRO SILVA, 03/2024
- ,
Orientação em Andamento
Mestrado, ISAAC SILVA SANTOS RAMOS, 03/2024
- ,
Orientação em Andamento
Mestrado, FRANÇOIS FERNANDES RIBEIRO BARBOSA, 03/2024
- ,
Orientação em Andamento
Mestrado, FLÁVIO JOSÉ SCHAEFER FERLIN, 09/2023
- ,
Orientação em Andamento
Mestrado, ENZA RAFAELA DE SAMPAIO FERREIRA, 03/2020
- 03/2020
,
Orientação em Andamento
Mestrado, IVENILTON ALEXANDRE DE SOUZA MOURA, 03/2018
- 04/2020
,
Orientação em Andamento
Mestrado, REGINALDO RODRIGUES DAS GRAÇAS, 03/2021
- 10/2023
,
Orientação em Andamento
SIGAA | Superintendência de Tecnologia da Informação - STI/UFPI - (86) 3215-1124 | sigjb05.ufpi.br.instancia1
vSIGAA_3.12.105429/03/2024 06:57